作者hoperkey (恩)
看板comm_and_RF
標題Re: [問題] 請問有關Ethernet Phy中的equalizer
時間Mon Jun 7 16:15:15 2010
※ 引述《hmlin (hsiumin)》之銘言:
: ※ 引述《hoperkey (恩)》之銘言:
: : 想請教一下
: : 一般802.3(10M/100M)會定義訊號送出去的時候要scramble
: : 所以RX路徑需要de-scramble
: : 如果把這樣的RX去收一個沒有scramble的訊號
: : 是沒有辦法descrable lock的
: : 但是除了pcs無法descramble成功之外
: : 為什麼前端的equalizer也會無法收歛呢
: : 我這邊的equalizer是LMS的adptive equalizer
: : 難道說這樣的equalizer不能收single tone的訊號嗎
: : 還是有其他原因呢
: : 還請版友不吝賜教
: : 謝謝
: EQ會不會收斂會應該跟de-scramble無關
: 那de-scramble那是PCS的事 EQ應該是PMD的事 <-太久做的 年紀大記不得
: 你要不要直接在DAC外面直接接一個loop back, CAT5/6線TX/RX對接
: 把scrameble/descramble關掉試看看 理論上應該是跟EQ無關
: 不過為啥要打sinetone啊 我記得IEEE comformance test沒這項說
感謝hmlin的回應
我一開始也是覺得EQ會不會收斂跟descramble無關
是PCS的事情
所以如果RX收到沒有scramble的訊號時
應該會SNR train的起來(雙方都還在打IDLE CODE)
之後才會descramble lock不了,然後state重新來過
直覺是認為EQ仍然會收斂,只是PCS de-scramble會有問題而已
但是後來發現,當RX在收沒有scramble的訊號時
前面的EQ就已經train不起來了(這時先不管後面的pcs,此時也還在打idle code)
所以才會覺得很奇怪
想說是不是有EQ本身(或是DC wander)有什麼限制
這個測試並不是standard裡面有規範的
純粹是special case XD
感謝版友賜教
在TP接loop back的建議可以試試看
再看看跟simulation有沒有一致
感謝 :)
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 203.69.97.52