作者ONITSUKA (你管別人怎麼想)
看板comm_and_RF
標題Re: [問題] 請問有關divider的問題
時間Wed Feb 18 13:22:57 2009
※ 引述《bigbigbigbir (...)》之銘言:
: 小的最近看了paper是有關除2電路的
: 是用D flip-flop所組成
: 在文中提到說divider的速度是在sensing mode時候所決定的
: 也提到說是因為constant load的關係所造成
: 因此改良過後的是用dynamic loading取代
: 請問版上大大 能否幫我稍做解釋一下呢 謝謝囉
如果你是大信號動作..
基本上就是RC充放電的概念..
以充電來說..sense mode時..vdd會透過load對輸出充電..
如果你是用R就是constant load..R及Cload的充電時間基本上是固定的..
但如果R是以mos取代..搭配適當的訊號..可以利用mos nonlinear的特性..
這就是dynamic load的概念..
在需充電時得到小阻值..小r搭Cload快速充電..
在hold時又可以得大阻值..近似open..
小信號下的思考其實也是一致的..大R會使pole往內縮..
電路操作頻寬受限..速度自然變慢..
其實這類的divider..power不變下..
速度要快都要從想辦法讓操作時的rc變小..
希望有解答到你的問題..
有錯請指正..
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 61.220.249.213
1F:推 bigbigbigbir:請問一下 在latch mode時的R*C不會140.116.187.133 02/19 14:57
2F:→ bigbigbigbir:影響到速度嗎140.116.187.133 02/19 14:58
3F:→ ONITSUKA:latch時是把值鎖住 輸出並無信號改變.. 61.220.249.213 02/19 20:21
4F:→ ONITSUKA:如果有改變 那就不叫latch 61.220.249.213 02/19 20:22
5F:推 bigbigbigbir:所以說決定速度在於sensing mode囉 115.43.216.237 02/20 00:45