看板Electronics
标 题Re: [问题] 请问NOT闸的用途及用法
发信站新竹师院风之坊 (Mon Jul 10 22:31:00 2006)
转信站ptt!ctu-reader!ctu-peer!news.nctu!news.NHCUE!nhctc_bbs
※ 引述《[email protected] (博班的生活是降喔)》之铭言:
> ※ 引述《[email protected] (单身公害)》之铭言:
> : 嗯...刚刚就你所说的OUTPT不是完美的0和1
> : 所以去找了DATASHEET来看
> : 在VCC为4.5V,TA = 25°C时
> : High Level Input Voltage Min.:3.15V
> : Low Level Input Voltage Min.:1.35V
> : 而输出时,则变成
> : High Level Output Voltage Min.:4.4V Typ.:4.5V
> : Io为-20x10^-6A
> : Low Level Output Voltage Min.:0.0V Typ.:0.1V
> : Io为20x10^-6A
> : 这应该就是在解释把0和1的讯号变的更完美罗....
> : 那这样我大概了解了,谢谢~~~~
> : 另外还有其他的用法吗???
> 我想除了整波之外
> 一般CMOS电路出来的讯号都是"反向"的
> 可以看到standard cell里面
> 比方说AND gate
> 就是由NAND + INV所组成
> 当然这是就标题"NOT闸的用途"来说啦
> 如果是原po文章所提的反向又反向的问题
> 除了整波之外,我也想不出为何要这样做了XD
当 buffer 或 driver 用
例如: 在布局时,连接线太长产生导致无法接受的delay time时,
可在连接线的适当地方加入两个反相器,只加入一个反相器
会破坏原本逻辑电路的function,所以加偶数个
--
○ Origin: 新竹教育大学 风之坊﹝bbs.nhcue.edu.tw﹞From: 61-230-172-176.dynamic.hinet.net