作者japanner (涵 & 茹的拔)
看板comm_and_RF
標題[問題] PCIe走線對地電容解Jitter問題
時間Sat Jul 13 15:52:39 2019
各位假日好,小弟有一問題請教,小弟有一Gateway產品,在CPU跟WIFI晶片中間是靠一對
PCIe gen2的走線去連接,走線上是有用0.1uf電容串連到線上隔直流,後來在測PCIe測眼
圖的項目時,結果為Jitter過大造成眼圖在時間軸的部份fail, 於是有前輩建議在pcie t
x trace的TX+跟TX-各加了一顆9pf電容下地,就將jitter問題解掉了,但前輩也不知道為
什麼,只說經驗遇過,小弟想問的是,加這個9pf下地的電容solution是改變了整個線的
阻抗或者是將pcie高速訊號的雜訊靠此電容導到地去降jitter的嗎?…若麻煩有大大知道
煩請分享給小弟,感謝:)
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 42.72.113.30 (臺灣)
※ 文章網址: https://webptt.com/m.aspx?n=bbs/comm_and_RF/M.1563004362.A.51E.html
1F:推 Lanife: 你遇到的是RJ還是DJ? 223.137.56.208 07/13 22:06
2F:推 rovercycu: 你可以考慮調整Pre/de emphasis 114.137.80.216 07/13 23:14
3F:推 profyang: 電容可以解應該是DDJ吧 感覺你可能本來 114.37.130.15 07/21 20:57
4F:→ profyang: 走線阻抗偏高 114.37.130.15 07/21 20:57
5F:推 supergoal: 樓上正解 180.204.134.99 07/18 18:01