作者LeJ23 (James)
看板comm_and_RF
標題[問題] VCO 模擬問題 (ADS)
時間Wed Nov 22 22:42:37 2006
在進行模擬 VCO 時 常常會發現到幾個問題 不過最令我無法解決的是
下面的警告 它顯示
Oscport impedance has been adjusted to its minimum value;can not find
frequency where loop gain phase = 0.0 degree. Try to find a location
relatively high and low impedance. Make sure the arrow on the oscport
component points in the dirrction of positive gain around the loop.
Will try fixed frequency amplitude search.
老實講 看到這個我也不曉得要改哪裡 因為我VCO的設計 是採用負阻抗的設計
方法 也就是說利用 clapp 架構製造出負阻抗 再利用resonator電路 來抵銷掉
clapp 架構下所產生的虛部組抗 我有改過resonator 可是在這麼改都有上述警告
產生 然後就不震了!!! 我想問ㄧ下 對於這種情況 應如何修正???
而且我發現震盪還不止要看 虛部有沒有消掉 loop gain > 1 還有其他我要注意的嗎??
(每次都覺得負阻區已經設計出來也夠大 -150ohm ~-200 ohm 可是就是震不起來不曉得
問題出在哪邊 從最初的Colpitts 發現到虛部會有電感電容交錯 到改進用clapp 虛部幾
乎很穩定在電容 到現在還有上述警告的問題 難道設計VCO真的那麼難嗎?? 我連探討
low-phase-noise 的機會都沒有)
PS. 我的電路架構其實就是一般的CE clapp架構 resonator的部份是採用 LC 串聯諧振
這裡先謝謝各位大大了!!!
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 220.228.156.245
1F:推 xuwei:可能是阻抗不夠大 頻率振太高的原因 140.112.48.110 11/22 22:53
2F:→ LeJ23:我是做板子的電晶體採用BFG425 頻率是作3-4G220.228.156.245 11/22 23:03
3F:→ LeJ23:阻抗大小 會影響頻寬 那算是trade off 不過220.228.156.245 11/22 23:07
4F:→ LeJ23:-150到-200不算大嗎?? 那要怎樣的才算大呢??220.228.156.245 11/22 23:08
5F:推 juicyworm:要看你的loss有多少吧 負阻要抵掉才會振 140.112.19.192 11/23 17:13