作者yellowfishie (喵喵喵喵~~~)
看板NTUGIEE_EDA
標題[研究] CMP layer assignment result
時間Tue Oct 24 11:39:45 2006
s13207 ori
http://eda.ee.ntu.edu.tw/~yellowfish/s13207_ori.png
s13207 cmp
http://eda.ee.ntu.edu.tw/~yellowfish/s13207_cmp.png
s13207 ori layer 3
http://eda.ee.ntu.edu.tw/~yellowfish/s13207_ori_layer3.png
s13207 cmp layer 3
http://eda.ee.ntu.edu.tw/~yellowfish/s13207_cmp_layer3.png
作 layer assignment 後,layer 3 分布比較平均 :)
--
◣ ◢
..
◥S
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.112.48.60
※ 編輯: yellowfishie 來自: 140.112.48.60 (10/24 11:40)
1F:推 Donnie:變多是真的。算一下 layer 3 wirelength 吧 10/24 12:06
2F:推 bluetai:因為layer assig.的關係,部分L1的線跑到L3~ 10/24 13:01
3F:推 yellowfishie:可能的話,我現在需要讀ibm benchmark (ibm dragon?) 10/24 23:41
4F:→ yellowfishie:來試試看,bluetai 可以幫忙嗎? 跟ibm完全不熟 -.- 10/24 23:42
5F:推 yellowfishie:作 layer assign. 後的 total wirelength 差不多 :) 10/25 00:07
6F:推 Donnie:good~~ 但是分層的 WL 呢? 10/25 00:32
7F:推 bluetai:但是很明顯, layer assign.後, #via會變多, delay會變差? 10/25 00:36
8F:→ bluetai:我可以幫什麼忙? 10/25 00:37