作者mock5959 (DDL)
看板Electronics
標題[問題] 使用chopper 技巧的 opamp
時間Mon Apr 1 16:29:49 2019
各位大大好
小弟最近設計一個unit gain buffer,
輸入Vin為dc 0.4v,
輸出Vout預期也是0.4v
為了降低offset,採用如圖的chopper架構。
目前遇到的問題是右側圖三模擬兩次蒙地卡羅的Vout準位都不是在0.4v,
這樣就算過了LPF也一樣不會變成無offset的乾淨dc 0.4v,
理論上應該要是圖二的結果,準位都是0.4,僅有上下振幅因為offset大小而不同。
若只讓op1 的元件帶入mismatch模型,op2沒有帶入,則Vout就可以是圖二準位正確的結
果。
但若op2的mismatch也帶入,Vout就會變成圖三準位錯誤的結果。
把chopper頻率降低到op1的開迴路頻寬的1/1000 還是一樣錯誤。
請問這是什麼原因呢?
手機排版有點糟,抱歉了
https://i.imgur.com/8UUt70U.jpg
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 114.137.50.95
※ 文章網址: https://webptt.com/m.aspx?n=bbs/Electronics/M.1554107391.A.97E.html
1F:→ samm3320: 如果把中間的chopper拿掉呢? 04/01 20:57
2F:→ mock5959: 這樣功能上應該會不對? 04/01 23:02
3F:→ samm3320: 我只是覺得op1 跟op2看起來都不完整,加起來比較像op 04/01 23:27
4F:→ samm3320: 不然就是不要交換第二級的gate交換drain 04/01 23:29
5F:→ samm3320: 這樣極性就會對了 04/01 23:30
7F:→ kameng: 1.這樣放chopper op2的offset就不能消除 04/02 02:30
8F:→ kameng: 2. 理論上迴授可以用op1來消除op2的offset 但你的op1 gain 04/02 02:31
9F:→ kameng: 太少 導致結果出現offset 04/02 02:32
10F:→ kameng: 2. 理論上接成迴授之後* 04/02 02:32
11F:→ kameng: 簡單一點想 如果op1沒有chopper & 沒有offset op2有100mV 04/02 02:35
12F:→ kameng: offset Vout的offset就是100mV/Av1 04/02 02:36
13F:→ mock5959: 所以照S大與K大的想法,若改成在op2 drain端切換,這樣 04/02 10:29
14F:→ mock5959: 在兩個chopper間就可以有高gain(A1*A2),同時最後一級sou 04/02 10:29
15F:→ mock5959: rce follower 的offset也可以因此高gain與回授消掉,這 04/02 10:30
16F:→ mock5959: 想法正確嗎? 04/02 10:30
17F:→ kameng: 原則上是 也看你要求的offset要多少 但為甚麼這種低增益的 04/02 11:11
18F:→ kameng: 放第一階? 04/02 11:12
19F:→ mock5959: 因為一開始opamp不需要chopper,是有其他應用才需要加上 04/02 11:31
20F:→ mock5959: 去,不過另外想問,如果改成drain端切換,這樣會讓有效 04/02 11:32
21F:→ mock5959: 開迴路頻寬相較在gate切換變低,造成chopper頻率限制變 04/02 11:32
22F:→ mock5959: 低對嗎? 04/02 11:32