作者bxxl (bool)
看板comm_and_RF
标题Re: [问题] 为什麽高频接收、发送端需要使用锁相回路降频?
时间Mon May 22 09:40:20 2017
传送端跟接收端之间的频率与相位同步, 是利用PLL的"概念"达成,
但在现在的数位通讯系统中, 这并不由PLL电路达成,
而是在digital domain用演算法去追踪频率跟相位差,再做补偿.
那PLL电路用来做啥呢?
用来同步到本地的石英振荡器
主要的工作
1. 倍频:
从数十MHz的石英振荡器,产生GHz频段的载波
所以这电路其实是带倍频功能的PLL,而且通常要能产生非整数倍的倍频
2. 准确乾净的载波:
让VCO free running, 出来的载波频率不准, jitter也大
得让他去"锁"在一个准确/乾净的参考源,就是石英振荡器
3. 可变的载波频率:
通常通讯的频谱上有很多可用的channel, 就像电视的选台一样,
要选到不同台,就得产生对应的载波频率.
这是藉由设定不同的倍频比率来达成
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 118.169.213.176
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/comm_and_RF/M.1495417222.A.DA8.html