作者iiiii (阿牟)
看板comm_and_RF
标题Re: [问题] LNA做法
时间Thu Jan 31 15:43:39 2013
※ 引述《lll8 (1118)》之铭言:
: 不好意思有些观念上还是不太清楚,故来板上向各位请益。
: 现有一transistor其加了偏压及选定size後,NFmin为0.9dB,
: 在输入端做noise matching後,
: (模拟叫出NsCircle及GsCircle找中间适当的点)
: 如果transistor的drain端和output network做conjugate matching,
: (为单级Common sourse架构)
: 会得到不错的low noise及good power gain输出。
: 不过就在我做了以上的事後,用ads模拟叫出nf,
: 却发现数值是2.185,也就是跟原本NFmin比增加了1.2dB。
: 因为输入端尽量做到noise matching了,所以这应该是一些元件loss所造成的。
: 想请问如果我想要得到接近NFmin的noise figure,应该要怎麽做才行呢?
: 其实在输入端做noise matching完後,nf就增加到2了= ="
: 卡关了请救救我谢谢大家Q_Q
: ※ 编辑: lll8 来自: 58.114.192.77 (01/23 22:44)
: → stinktofu:答案已经在你的问题之中了!你已经自己回 198.182.12.150 01/23 23:07
: → stinktofu:达自己了~呵呵 198.182.12.150 01/23 23:07
: → lll8:嗯嗯,谢谢你Q_Q 140.112.45.136 01/24 12:20
首先你可以研究一下你的Input Match Net.是如何设计的,如果有使用电阻性原件,
虽然可以达到想要的输入阻抗值,但却是一个杂讯源被加入了Match Net.中,
第二的就是在设计Match Net.中,是否加入过大的电感或过小的电容在里面,
高阻抗的元件在设计的时候虽然可以提供明显的阻抗转换,但是也会提供较高的杂讯,
也许你在设计的时候,利用Noise Circle寻找了你想要的最佳NF值,
这个NF值可能对应到要求电路在输入端,必须有一个很难设计出来的阻抗,
所以在Return loss很难达到-10dB的基本要求,
而不好的输入匹配,是无法达到NFmin的,同时也难达到高增益,
总而言之,我认为你找的NF-Circle太小了,
在Smith-Chartz上跟Gain-Circle的交点只有一点点,
所以你很难设计出一个好的匹配电路,
很小的NF-Circle所对应的输入阻抗不一定是最佳的共厄匹配输入阻抗,
LNA的设计是在杂讯尽量小的情况下,并且使能量尽可能打入电晶体被放大。
有错欢迎指正,谢谢大家!
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 60.251.211.34
1F:推 cwfy:高阻抗匹配会+noise? 并联无限大阻抗会吗QQ 219.87.64.222 01/31 18:20
2F:推 cwfy:lossless nfmin阻抗导致匹配不好不到10dB RL 219.87.64.222 01/31 18:23
3F:→ cwfy:会让最後结果也没有nfmin吗 QQ 219.87.64.222 01/31 18:23
4F:推 lll8:谢谢5i大!! 後来加了source degeneration使 140.112.45.136 02/01 14:46
5F:→ lll8:输入端的增益圆跟Sopt尽量接近,且使用T型net 140.112.45.136 02/01 14:48
6F:→ lll8:来matching,整体结果有比较好看但还是超过 140.112.45.136 02/01 14:49
7F:推 lll8:spec. XD 也感谢cwfy大的推文,我想原po是指 140.112.45.136 02/01 14:51
8F:→ lll8:讯号路径上有太大的阻抗会造成loss太大,进而 140.112.45.136 02/01 14:51
9F:→ lll8:增加noise,所以推测并联阻抗的影响并不大 140.112.45.136 02/01 14:52
10F:→ lll8:然後NFmin跟S11要分开来看,加source degene. 140.112.45.136 02/01 14:54
11F:→ lll8:可以使得同时有较小的noise及较佳return loss 140.112.45.136 02/01 14:54
12F:→ iiiii:不客气拉XD其实我只是在NBA版输光了来这赚得 114.37.120.250 02/02 01:50