作者vainly (现在放弃比赛就结束了)
看板comm_and_RF
标题[问题] 关於电晶体的截止频率
时间Thu Aug 26 23:32:49 2010
最近在做除频器的时候突然想到一个问题,就是电晶体的截止频率ft和崩溃电压
因为最近在做20GHz的Frequency divider 但是突然想到注入电晶体的尺寸(通道
长度)与截止频率和崩溃电压间的关系,因为之前上课老师有提过忽然想到(PA的课)
不知道在做除频器时是不是也要考虑这两者,如果是要怎麽看尺寸适不适合,映像如果
到达ft时电晶体就没有gain,相对於除频器而言gain的意义为何?因为并不像PA需要放
大,故这不是很懂?有帮有能帮我解答吗?
PS:想补问一下,关於除频器的phase noise的模拟(非free running)好像大家都说不准
(模拟上),好像与量测时的讯号产生器有关,但模拟时有变好的趋势在量测时可以相信吗?
还是就完全没关系
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 140.123.112.194
※ 编辑: vainly 来自: 140.123.112.194 (08/26 23:40)
1F:推 linakai:中正的学弟 制程是? 118.161.248.57 08/27 00:05
2F:→ vainly:我是下CMOS 18的140.123.218.146 08/27 01:19