作者caine06 (Caine)
看板comm_and_RF
标题[问题] 请问一下,cadence与实际下线的差别 ?
时间Thu Apr 23 23:50:14 2009
想请问一下
小弟想比较晶片的功率与面积…等
於是找了篇与我研究相关的paper
但是我只做到cadence分析的功能
而那篇paper有做到实际下线
想请问两者的数据是可以比较的吗??
谢谢!!
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 220.140.237.209
1F:推 Williamette:你要比当然可以比 只是完全没有意义 115.43.142.76 04/24 00:07
2F:推 deathcustom:你可以去看很多paper上面的有写 122.116.95.114 04/24 00:07
3F:→ deathcustom:measure/simulation 122.116.95.114 04/24 00:07
4F:→ deathcustom:基本上现在的model做出来大概90%以上 122.116.95.114 04/24 00:08
5F:→ deathcustom:准确(除非是90/65/45nm制程) 122.116.95.114 04/24 00:08
6F:→ deathcustom:喔对了,数位的power, delay这些通常 122.116.95.114 04/24 00:26
7F:→ deathcustom:不准XDDD 122.116.95.114 04/24 00:26
8F:推 cpt:当然可以比较 只是要考虑到process variation 192.102.209.4 04/24 08:26
9F:→ cpt:拿一颗IC的量测数据和模拟来比较 意义不大 192.102.209.4 04/24 08:27
10F:→ cpt:但量测100颗或1000颗IC 作统计分析 和模拟的 192.102.209.4 04/24 08:28
11F:→ cpt:差距应该就不会太离谱(若foundry model够好) 192.102.209.4 04/24 08:28
12F:→ caine06:谢谢,我知道了!!220.140.237.119 04/25 21:18