作者ted010233 (yh1007)
看板Electronics
标题[问题] layout时gnd跟vdd用NIMP和PIMP包
时间Wed Nov 17 15:11:12 2021
是这样
最近在画layout的时候
一般来说PIMP和NIMP就是看画的mos是参杂p型的还是n型的
而body部分
PMOS body接到vdd,vdd要用NIMP
NMOS body接gnd,gnd要用PIMP
(考虑body effect和layout制程所以body没有接到source端而是直接接最高最低电位)
想问一下这里gnd跟vdd分别要用PIMP和NIMP包的原因是什麽
是像底下这张图这样考虑到不要让body浮接以及欧姆接触吗?
https://i.imgur.com/jmJmf6l.jpg
-----
Sent from JPTT on my iPhone
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 163.25.119.115 (台湾)
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1637133080.A.FDC.html
※ 编辑: ted010233 (163.25.119.115 台湾), 11/17/2021 15:12:18
1F:→ a86692472: 你要定义 psub,nwell 的电位 当然用 PP,NP 定义那个11/17 15:34
2F:→ a86692472: implant11/17 15:34
对欸感谢
但有查到有人说是因为欧姆接触不太知道这是什麽
3F:→ jkamberson: 防止寄生PN diode导通吧11/17 18:53
4F:→ Bomy5566: 研究看看结构吧 你那图是要说latch up11/18 00:52
5F:推 mmonkeyboyy: 你就想着做出一个通道把body 电压对到需要的就好11/18 03:31
6F:→ mmonkeyboyy: 你可以想着 那个浓度差像是金属多少 愈多导电性愈好11/18 03:32
7F:→ mmonkeyboyy: 愈能把 电流/压导向自己想要的地方11/18 03:32
8F:→ mmonkeyboyy: (以上只是概念上 实际上解释不是这样XD)11/18 03:33
9F:推 mmonkeyboyy: 真正要看你要去画接面能阶11/18 03:36
感谢
大概知道要往哪个方向去研究了
我再找看看
有问题再求救Qq
10F:→ samm3320: 因为你不希望在nwell或psub 的contact上多做一个diode11/18 09:27
11F:→ samm3320: 出来11/18 09:27
※ 编辑: ted010233 (163.25.119.115 台湾), 11/18/2021 09:45:13
12F:推 HenryLin123: latch up会烧坏。 11/19 16:01
13F:推 andyping: 以standard cell 组成的数位系统而言 只要在适当距离加 11/20 19:39
14F:→ andyping: 上body符合latch up rule即可 guardring 则是数位系统b 11/20 19:39
15F:→ andyping: lock再围一圈即可 11/20 19:39
16F:→ andyping: 但analog以及esd则无法 latch up 会有问题 以及chip的 11/20 19:39
17F:→ andyping: 源头电流会没有一个基底 小电流guardring 大概都不会需 11/20 19:39
18F:→ andyping: 要大电流 但靠近pad以及esd 以及chip的外围 不够粗的gu 11/20 19:39
19F:→ andyping: ardring ic会有大概率不会work 11/20 19:39