作者creation (cc)
看板Electronics
标题[问题] 最大不失真输出电压摆幅!?
时间Mon Jul 29 16:05:47 2019
https://imgur.com/a/IlfscT4
各位大大好..
图片中为总电路、small signal model、
求"最大不失真输出电压摆幅"的内容、
以及一些手算参数值!
(仅供参考,用绿笔mark起来的值都没错,基本上待会的问题只会用到Rin2)!
我的问题在内容部份的第4~5,9~12行,
为什麽要用 DC电流IC 去乘 交流电阻Rac?!
为什麽最大信号振幅为 Vopi(max)= min[ ICi*Rac, VCEi ]?!
从这几行看起来,是不是这个Vo只有"(上)半波"?!
有没有"大大"可以解释给我听!
谢谢!
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 219.68.139.144 (台湾)
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1564387549.A.52A.html
※ 编辑: creation (219.68.139.144 台湾), 07/29/2019 16:10:55
2F:→ otaaot211: 这是第一级的部分,第二级原理一样你先自己试试,只是 08/16 15:15
3F:→ otaaot211: 第二级的IE近似成IC。至於最大输出Vpp就是选比较小的Vp 08/16 15:15
4F:→ otaaot211: 的两倍,所以你说的也不算错。 08/16 15:15
先谢过! ^ ^
※ 编辑: creation (219.68.139.144 台湾), 08/17/2019 13:35:10
不好意思..今天才发现这张图有第二部分..
关於文字说明..想请教一下..
1.您说的vo > -VCEQ 只看大小,所以 vo > VCEQ <= 这部份我有点转不过来!
2.关於 蓝字& fig. 部份,
cut-off这条线代表 [IC(RC//RL)+VCEQ],
Q这条线代表工作点VCEQ(vo在此电位为"0"),
sat这条线代表VCE(sat),
对吗?!
然後,根据这3条线,如果我把vo放在Q上,
不是: over "cut-off"的部份会截止,
低於 "sat"的部份会饱和,
那麽(vo+VCEQ) 的range是:VCE(sat) < (vo+VCEQ) < [IC(RC//RL)+VCEQ])
=> Vop(max)=min[IC(RC//RL),{VCEQ-VCE(sat)}]
吗?!可是怎麽跟您底下的蓝字说明有抵触?!
3.还有您最终Ans.里的(IC1,VCE1)对应的是你计算里的(IC,VCEQ)吗?!
4.为什麽Rac = RC//RL?!
谢谢!
※ 编辑: creation (219.68.139.144 台湾), 08/20/2019 10:39:45
5F:→ otaaot211: 1.我们只是要看vo会先碰到截止的那条线还是饱和的那条 08/20 23:28
6F:→ otaaot211: 线。所以-VCEQ只看大小之後跟IC(Rc//RL)选小的那个。 08/20 23:28
7F:→ otaaot211: 2.除了你同减VCEQ後左边应该是VCE(sat)-VCEQ之外我看 08/20 23:28
8F:→ otaaot211: 不出来哪里有抵触,不是要找vo的范围吗? 08/20 23:28
9F:→ otaaot211: 3.一样,我最後照书上写而已。 08/20 23:28
10F:→ otaaot211: 4.懒的写那麽长所以写成Rac。 08/20 23:28
11F:→ creation: 感谢! 08/21 06:37