作者judn (恩恩)
看板Electronics
标题OP设计问题
时间Fri Feb 19 19:54:19 2016
各位大大您好 , 想请问下小弟用45nm做OP , VDD为0.9V , 我有用p/n type达到Input common mode做出0.2V or 0.7V , 倘若我想做到0.45 , 好像无法让每个mos都sat. , 〈因为若用每个mos vth约0.45来算,还需加电流镜overdrive voltage) , 有什麽方法达成吗?
p.s.倘若我想在某一脉波时间,才使用此OP , 如何将开关加到OP中呢?我有问学长好像有switch OP电路,但我查都没找到具体的电路图,有人有经验可提供一下吗?先谢谢了!!!
-----
Sent from JPTT on my Asus ASUS_Z00ED.
--
※ 发信站: 批踢踢实业坊(ptt.cc), 来自: 140.112.25.121
※ 文章网址: https://webptt.com/cn.aspx?n=bbs/Electronics/M.1455882861.A.750.html
1F:推 cpyi: 两个都是很好的问题 02/19 20:11
2F:→ cpyi: 电流镜Vov要小这你应该知道 接下来Input Pair可以操作在 02/19 20:12
3F:→ cpyi: 非常Subthreshold的Region 02/19 20:12
4F:→ cpyi: 文章的话最近Solid state magazine有一篇很好的文章 02/19 20:14
5F:→ cpyi: Minimum Power in Analog Amplifying Blocks: Presenting a 02/19 20:14
6F:→ cpyi: Design Procedure, Sansen, W. 02/19 20:15
7F:→ cpyi: 念一下里面有 02/19 20:15
8F:→ cpyi: Switch opamp就我所知最早之MICAS发展出来的 02/19 20:16
9F:→ cpyi: 用来解决超低电压Switch Capacitor电路遇到的问题 02/19 20:16
10F:→ cpyi: 文章就是Switched-opamp: an approach to realize full CMOS 02/19 20:17
11F:→ cpyi: switched-capacitor circuits at very low power supply vol 02/19 20:17
12F:→ cpyi: tages, Crols, J. ; ESAT-MICAS, Katholieke Univ., Leuven, 02/19 20:17
13F:→ cpyi: Heverlee, Belgium ; Steyaert, M. 02/19 20:17
14F:→ cpyi: 给你参考看看 欢迎讨论 02/19 20:18
15F:推 Baneling: 直接用rail-to-rail input stage吧 02/20 00:03
16F:→ bulcas: 1. 那就做 n+p type 阿 不一定要 rail to rail 02/20 03:16
17F:→ bulcas: 毕竟你的输入范围不一定是 full range 但是你的 VCM 做在 02/20 03:16
18F:→ bulcas: VDD/2,最简单的方法就是用 n+p 一种 type 不够你就用两种 02/20 03:17
19F:→ bulcas: 另外低电压/低电流的电路 基本上都是做在 subthreshold 02/20 03:18
20F:→ bulcas: region, Hspice 跑出来会写 cutoff,次临界很好用, 02/20 03:19
21F:→ bulcas: 请去了解它,他不像电子学讲得那麽可怕。 02/20 03:19
22F:→ bulcas: 2. 最简单的方法就是在你 mirror 到 OP 的 current mirror 02/20 03:20
23F:→ bulcas: 路径上面加上一个 MOS 开关,GATE 用那个脉波控制 02/20 03:21
24F:→ bulcas: 也就是在你的 bias 电路上面加上开关,但要做在 OP 端 02/20 03:21
25F:→ bulcas: 当然你也可以连 bias 都关掉,但是有可能会有 initail 02/20 03:22
26F:→ bulcas: time 的问题,所以你可以考虑做在 OP 端就好 02/20 03:22
27F:推 Baneling: n+p type不就rail-to-rail的一种吗 =.= ? 02/20 16:17
28F:推 cpyi: N+P的做法还是有问题吧 N要操作在>0.7 P要操作在<0.2 02/20 18:28
29F:→ cpyi: 两个Region没有Overlap喔 所以0.2~0.7是动不了的喔 02/20 18:29
30F:→ cpyi: 所以我觉得上面做法应该不Work 02/20 18:29
31F:→ cpyi: 还是要Input Pair在Subthreshold才可以 02/20 18:29
32F:推 zadarler: 在op前面做ㄧ个level shift 垫高input common mode 电 02/20 19:27
33F:→ zadarler: 压 02/20 19:27
34F:推 cebelas: Body bias看看 有看过学长这样做 02/20 19:39
35F:推 cpyi: 对 Body bias也是可以 有人这样做没错 02/20 20:24
36F:推 jamtu: 强烈建议你说服老师input CM不要是0.45V 02/23 13:23
37F:→ jamtu: 把系统运用的要求搞清楚再下去做会比较好 02/23 13:24
38F:→ jamtu: 如果是要用在系统的OP,少创新,body用下去问题会很多 02/23 13:24
39F:→ jamtu: 另外OP要关掉把current mirror关掉就好,跟bulcas说的一样 02/23 13:25