作者benda (benda)
看板Electronics
标题Re: [问题] 设计W/L
时间Mon Mar 20 17:01:29 2006
※ 引述《ktcnc (阿嘉)》之铭言:
: MM 感谢回文 我也了解知道 但是我的问题是 你如何知道你要的电路是10/3
: 也先谢推文的同学 他告诉我要跟算题目不一样推回去算
: 假设今天我设计到的w/l是大了一点
: 但也在一样的区域 但是vgs不是会不一样吗
: 那有没有说vgs最好介於那个范围较佳呢?
: 我该如何选择?
我一般都是做vgs-vth大约0.2-0.4V,太大容易挤到,headroom比较小。
W/L都不要是 min length,尤其是 length要远离short channel的区域。
: 如果说 我设计了一个current mirror了 但是灌到我要的地方去
: 糟糕了 它的current 不是到1u 那麽我该去怎麽调整改变我的 w/l还是
: 改变别的w/l呢?
坦白说,我不太看的懂你的问题。
一般在业界,bias current的作法普遍上有两种,一种就是类似Razavi第十一章
那种的作法或是改良,另一种是用 bandgap出来的 reference voltage(一般都
是trim过的,所以很准)用OP去锁电压,除以一段电阻,就可以得到V/R的电
流。
产生完这个bias current,如果chip不大的话,整个chip都可以用这个bias current
去mirror电流去用。
如果你是做作业,那去调 vgs或W/L都可以,所以做作业又不是要卖钱。
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 220.130.44.130