作者deathcustom (我要攻陷电子学)
看板Electronics
标题Re: [问题] 设计W/L
时间Sat Mar 18 17:23:11 2006
※ 引述《ktcnc (阿嘉)》之铭言:
: ※ 引述《benda (benda)》之铭言:
: : 理论上,改变W/L或是改变VGS都可以得到你想要的电流,但是实务真正
: : 业界的类比IC设计,都是从bias circuit去 mirror 想要的电流,然後改变
: : mirror 的MOS的比例去得到。
: : 举例来说,如果一颗10/3的NMOS的 bias current 是1uA ,那麽如果
: : 你要 2uA的电流的话,就是画两个10/3(matching比较好做)的NMOS
: : mirror电流出来。
: : 献丑了。
: MM 感谢回文 我也了解知道 但是我的问题是 你如何知道你要的电路是10/3
: 也先谢推文的同学 他告诉我要跟算题目不一样推回去算
: 假设今天我设计到的w/l是大了一点
: 但也在一样的区域 但是vgs不是会不一样吗
: 那有没有说vgs最好介於那个范围较佳呢?
: 我该如何选择?
: 如果说 我设计了一个current mirror了 但是灌到我要的地方去
: 糟糕了 它的current 不是到1u 那麽我该去怎麽调整改变我的 w/l还是
: 改变别的w/l呢?
在某些考量下
你可以设计大一点的W/L
两者都可以大一点
较大的L提供更大的output resistor(大约是正比)
叫大的W/L可以让你的Vgs较低
连带的Vo min可以降低
如果你是mirror端而非reference端
那一般来说你的Vgs不能变动了
此时自然只有更动W/L去调整你的输出电流
--
※ 发信站: 批踢踢实业坊(ptt.cc)
◆ From: 140.112.115.224